「Verilog学习笔记」RAM的简单实现

发布时间:2023年12月18日
专栏前言

本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网

`timescale 1ns/1ns
module ram_mod(
	input clk,
	input rst_n,
	
	input write_en,
	input [7:0]write_addr,
	input [3:0]write_data,
	
	input read_en,
	input [7:0]read_addr,
	output reg [3:0]read_data
);
	reg [3:0] myRAM[7:0] ; // 一共256个位置 每个位置存放4bit的数据
	integer i ; 

	always @ (posedge clk or negedge rst_n) begin 
		if (~rst_n) 
			for (i = 0 ; i < 256 ; i ++ ) 
				myRAM[i] <= 0 ; 
		else 
			myRAM[write_addr] <= write_en ? write_data : myRAM[write_addr] ; 
	end

	always @ (posedge clk or negedge rst_n) begin 
		if (~rst_n) read_data <= 0 ; 
		else read_data <= read_en ? myRAM[read_addr] : read_data ;
	end

endmodule
文章来源:https://blog.csdn.net/m0_54689021/article/details/135013479
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。