「HDLBits题解」Always case

发布时间:2024年01月15日

本专栏的目的是分享可以通过HDLBits仿真的Verilog代码 以提供参考 各位可同时参考我的代码和官方题解代码 或许会有所收益

题目链接:Always case - HDLBits

// synthesis verilog_input_version verilog_2001
module top_module ( 
    input [2:0] sel, 
    input [3:0] data0,
    input [3:0] data1,
    input [3:0] data2,
    input [3:0] data3,
    input [3:0] data4,
    input [3:0] data5,
    output reg [3:0] out   );//

    always@(*) begin  // This is a combinational circuit
        case(sel) 
            0 : out <= data0 ; 
            1 : out <= data1 ; 
            2 : out <= data2 ; 
            3 : out <= data3 ; 
            4 : out <= data4 ; 
            5 : out <= data5 ; 
            default : out <= 0 ; 
        endcase
    end

endmodule
文章来源:https://blog.csdn.net/m0_54689021/article/details/135595790
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。