【INTEL(ALTERA)】将 PHY Lite 用于并行接口Intel Agilex7 FPGA IP 时,为何无法对 PLL 进行实例化?
发布时间:2024年01月08日
说明
由于英特尔? Quartus? Prime Pro Edition 软件 23.1 版存在一个问题,在将 PHY Lite 用于并行接口Intel Agilex? 7 FPGA IP 时,无法在顶部子组上对锁相环 (PLL) 进行实例化。
解决方法
要变通解决此问题,可以在底部子组中以 34-35 或 36-37 的引脚索引实例化差分参考时钟输入。
而单个参考时钟输入只能在引脚索引为 34 或 36 的底部子组中实例化。
如果需要在顶级子库中实例化参考时钟输入,则必须将以下赋值添加到 Quartus? 设置文件 ( .qsf):
- set_intance_assignment -name PLL_REFCLK_INPUT_TYPE NOT_BALANCED -to *arch_inst|phylite_clocking_inst|iopll_inst
文章来源:https://blog.csdn.net/sqqwm/article/details/135445817
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。
如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:chenni525@qq.com进行投诉反馈,一经查实,立即删除!