【INTEL(ALTERA)】Nios V 处理器 英特尔 FPGA IP 在执行 IP 升级时遇到错误 (20327)?

发布时间:2024年01月04日

说明

在运行Nios? V 处理器英特尔? FPGA IP从 Prime Pro 软件 21.3 或 21.4 英特尔? Quartus?版进行升级时,英特尔? Quartus? Prime Pro 软件 22.1 版可能会出现此问题。

这是由于 Platform Designer 中的问题Nios?不会自动更新 V 处理器 英特尔? FPGA IP中的“dbg_reset”端口。

错误示例 (20327):

错误 (20327): 错误: cpu.cpu: “Reset Agent” (resetSlave) “ram.s1” 超出范围:“绝对”

错误 (20327): 错误:cpu.cpu:“异常代理”(异常从属)“ram.s1”超出范围:“绝对”

错误 (20327):错误:sys:文件 cpu.ip 声明实体 cpu 中缺少的端口 dbg_reset_reset


解决方法

要解决此问题,请执行以下步骤

  1. 打开受影响的 Platform Designer?系统,然后点击?同步系统信息?,将设计升级到最新的 IP 版本。
  2. 可选择将Nios? V 处理器英特尔? FPGA IP的“dbg_reset”接口连接到“重置”接口,以启用重置功能。
  3. 同步系统组件信息解决任何设计错误
  4. 继续重新启动?IP 升级工具。

您可以参阅?Nios? V 处理器 英特尔? FPGA IP 发行说明?和?英特尔? Quartus? Prime 专业版用户指南:平台设计器?了解更多信息。

文章来源:https://blog.csdn.net/sqqwm/article/details/135369884
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。